LEADER 02057nam a2200373 a 4500
001 1177386
005 20171111232548.0
008 101209s2010 gr erba 000 0 gre d
040 |a GrAtEKP.sci  |b gre  |e AACR2 
082 0 |2 22  |a 621.3815324 
100 1 |a Γκιουλέ, Τατιάνα Κ. 
245 1 0 |a Σχεδίαση και ανάπτυξη ψηφιακού φίλτρου σε VHDL για τον υποβιβασμό του ρυθμού της εξόδου ενός ΣΔ διαμορφωτή/  |c Τατιάνα Κ. Γκιουλέ 
260 |a Αθήνα:  |b [χ.ό.],  |c 2010 
300 |a 1 οπτικός δίσκος :  |b πίν., διαγρ. ;  |c 4 3/4 ίντσες 
500 |a Επιβλέπoντες καθηγητές: Αγγελική Αραπογιάννη, Μανώλης Ζερβάκης 
504 |a Περιέχει Βιβλιογραφία: σ. 117 
650 1 7 |a Ψηφιακά φίλτρα 
650 0 |a VHDL (Computer hardware description language) 
650 1 7 |a Σήμα 
650 1 7 |a Δειγματοληψία 
650 0 |a MATLAB 
650 7 |a ΣΔ διαμορφωτής 
650 7 |a Ψηφιακή επεξεργασία σήματος 
650 7 |a Cascaded Integrator-Comb φίλτρα 
650 7 |a Αποδεκατισμός 
650 7 |a Κρουστική απόκριση 
650 7 |a Βηματική απόκριση 
650 7 |a FPGA 
650 7 |a Εργαλείο Xilinx ISE 
650 7 |a ModelSim 
710 0 |a Εθνικό και Καποδιστριακό Πανεπιστήμιο Αθηνών.  |b Σχολή Θετικών Επιστημών.  |b Τμήμα Πληροφορικής και Τηλεπικοινωνιών 
710 0 |a Εθνικό και Καποδιστριακό Πανεπιστήμιο Αθηνών.  |b Σχολή Θετικών Επιστημών. 
710 0 |b Διατμηματικό Πρόγραμμα Μεταπτυχιακών Σπουδών στη Μικροηλεκτρονική 
952 |a GrAtEKP  |b 59ccef456c5ad134460c8e86  |c 998a  |d 945l  |e ΜΔ 621.3815324 ΓκιΤ σ 2010  |t 2  |x m  |z Books